پاسخ : راه اندازی igbt با ترانس پالس
مگه من گفتم ربط داره ؟
oo:
دیوتی بیشتر از 50 درصد در پل H باعث Overlapping می شه مگر اینکه شما در مورد پل اچ با درایوینگ نامتقارن صحبت کرده باشید که کلا این سیستم چیز بیخودیه .
دیوتی سایکل یک پارامتر نسبی است و برابر است با عرض پالس روشن به کل دوره تناوب پالس (ضرب در 100 )
حالا اگر کل دوره تناوب پالس ماسفت پایین و بالا برابر مثلا 10 میکروثانیه باشه ، چنانچه عرض پالس روشن اعمال شده به ماسفت پایینی ، 8 میکرو ثانیه باشه . برای اینکه آورلپ ایجاد نشه بعد از 8 میکرو ثانیه که پالس پایینی off شد یک D.T ایجاد می شه و پالس روشن ماسفت بالایی می تونه تنها کمتر از 2 میکرو ثانیه دوام داشه باشه .بدین معنی که دیوتی پالس بالایی 20درصد و دیوتی پالس پایینی80 درصده .این یعنی عدم تقارن که خودش باعث ایجاد تلفات سوییچینگ نامتقارن ، بد توزیع شده یا undistributed power dissipation می شه و همواره یکی از سوییچ ها از دیگری داغ تر می شه و اصلا ربطی به خازن بلاکر سری شده با ترانس در پل اچ نداره که کلا هم چیز بیخودیه .
در ضمن تو تمام عمرم پل H با خازن سری شده با ترانس ندیدم :biggrin: :mrgreen:
ببین اتصال موتاه شدن سوئیچ هیچ ربطی به سلفی که تو درین/کلکتور وجود داره نداره . این 1 ( به درایو بر میگرده ،)
2- dead time برا پیش گیری از overlap به وجود میاریم ، که تلفات بیخودی نداشته باشیم . اگه جریان راه اندازی المان قدرت شما زیاد بشه ، به dead time کم تری نیاز هست ( و همچنین اگه از یه ماسفت پدر و مادر دار استفاده بشه .)
3- شما تا حالا پل اچ با خازن سری با ترانس ندیدی ؟ اگه نه ، برو ببین ، عرض پالس میتونه تا صد درصد هم برسه . و هیچ مشکلی پیش نمیاد .
( اگه منظور شما از پیش آمدن مشکل هم پوشانی هستش ، اگه یه درایور درست و یه ماسفت مناسب استفاده بشه ، به dead time خیلی ناچیز ، نیاز هستش . )
2- dead time برا پیش گیری از overlap به وجود میاریم ، که تلفات بیخودی نداشته باشیم . اگه جریان راه اندازی المان قدرت شما زیاد بشه ، به dead time کم تری نیاز هست ( و همچنین اگه از یه ماسفت پدر و مادر دار استفاده بشه .)
3- شما تا حالا پل اچ با خازن سری با ترانس ندیدی ؟ اگه نه ، برو ببین ، عرض پالس میتونه تا صد درصد هم برسه . و هیچ مشکلی پیش نمیاد .
( اگه منظور شما از پیش آمدن مشکل هم پوشانی هستش ، اگه یه درایور درست و یه ماسفت مناسب استفاده بشه ، به dead time خیلی ناچیز ، نیاز هستش . )

دیوتی بیشتر از 50 درصد در پل H باعث Overlapping می شه مگر اینکه شما در مورد پل اچ با درایوینگ نامتقارن صحبت کرده باشید که کلا این سیستم چیز بیخودیه .
دیوتی سایکل یک پارامتر نسبی است و برابر است با عرض پالس روشن به کل دوره تناوب پالس (ضرب در 100 )
حالا اگر کل دوره تناوب پالس ماسفت پایین و بالا برابر مثلا 10 میکروثانیه باشه ، چنانچه عرض پالس روشن اعمال شده به ماسفت پایینی ، 8 میکرو ثانیه باشه . برای اینکه آورلپ ایجاد نشه بعد از 8 میکرو ثانیه که پالس پایینی off شد یک D.T ایجاد می شه و پالس روشن ماسفت بالایی می تونه تنها کمتر از 2 میکرو ثانیه دوام داشه باشه .بدین معنی که دیوتی پالس بالایی 20درصد و دیوتی پالس پایینی80 درصده .این یعنی عدم تقارن که خودش باعث ایجاد تلفات سوییچینگ نامتقارن ، بد توزیع شده یا undistributed power dissipation می شه و همواره یکی از سوییچ ها از دیگری داغ تر می شه و اصلا ربطی به خازن بلاکر سری شده با ترانس در پل اچ نداره که کلا هم چیز بیخودیه .
در ضمن تو تمام عمرم پل H با خازن سری شده با ترانس ندیدم :biggrin: :mrgreen:
دیدگاه