سلام
این مدار منه

و اینم کد های پروژه منه
و اینم وارنینگ هایی که میده....علتش چیه؟؟؟؟

یه سوال دیگه....تو بعضی مثال ها که من تو کتاب ها میبینم برا کامپوننت IS نمیزارن .... علتش چیه؟؟؟؟؟
بزاری و نزاری چه فرقی داره؟؟؟؟
این مدار منه

و اینم کد های پروژه منه
کد:
library IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL; use IEEE.STD_LOGIC_UNSIGNED.ALL; entity VHDL3 is Port(IN1,IN2,IN3:in std_logic;OUT1:out std_logic); end VHDL3; architecture Behavioral of VHDL3 is ------------------------------------------component component NOT1_NOT2 is port(a:in std_logic; b:out std_logic); end component NOT1_NOT2; component AND1_AND2 is port(c,d:in std_logic; e:out std_logic); end component AND1_AND2; component OR1 is port(f,g:in std_logic; h:out std_logic); end component OR1; ------------------------------------------component signal sig1,sig2,sig3,sig4:std_logic; begin U1: NOT1_NOT2 port map(a=>in3,b=>sig1); U2: NOT1_NOT2 port map(a=>in3,b=>sig2); U3: AND1_AND2 port map(c=>in1,d=>sig1,e=>sig3); U4: AND1_AND2 port map(c=>in2,d=>sig2,e=>sig4); U5: OR1 port map(f=>sig3,g=>sig4,h=>out1); end Behavioral;
و اینم وارنینگ هایی که میده....علتش چیه؟؟؟؟

یه سوال دیگه....تو بعضی مثال ها که من تو کتاب ها میبینم برا کامپوننت IS نمیزارن .... علتش چیه؟؟؟؟؟
بزاری و نزاری چه فرقی داره؟؟؟؟
دیدگاه